PatentDe  


Dokumentenidentifikation EP1853931 27.12.2007
EP-Veröffentlichungsnummer 0001853931
Titel VERFAHREN UND SCHALTUNG ZUR ERKENNUNG VON LÖTNAHTFEHLERN IN EINEM DIGITALEN ELEKTRONIKGEHÄUSE
Anmelder Ridgetop Group, Inc., Tuscon, Ariz., US
Erfinder VERMEIRE, Bert, Mesa, Arizona 85202, US;
HOFMEISTER, James, Tucson, Arizona 85750, US;
SPUHLER, Philipp, Brookline, Massachusetts 02445, US
Vertreter derzeit kein Vertreter bestellt
Vertragsstaaten DE, FR, GB
Sprache des Dokument EN
EP-Anmeldetag 08.02.2006
EP-Aktenzeichen 067345397
WO-Anmeldetag 08.02.2006
PCT-Aktenzeichen PCT/US2006/004335
WO-Veröffentlichungsnummer 2006093635
WO-Veröffentlichungsdatum 08.09.2006
EP-Offenlegungsdatum 14.11.2007
Veröffentlichungstag im Patentblatt 27.12.2007
IPC-Hauptklasse G01R 1/073(2006.01)A, F, I, 20071016, B, H, EP
IPC-Nebenklasse G01R 31/28(2006.01)A, L, I, 20071016, B, H, EP   








IPC
A Täglicher Lebensbedarf
B Arbeitsverfahren; Transportieren
C Chemie; Hüttenwesen
D Textilien; Papier
E Bauwesen; Erdbohren; Bergbau
F Maschinenbau; Beleuchtung; Heizung; Waffen; Sprengen
G Physik
H Elektrotechnik

Anmelder
Datum

Patentrecherche

Patent Zeichnungen (PDF)

Copyright © 2008 Patent-De Alle Rechte vorbehalten. eMail: info@patent-de.com