PatentDe  


No Patent No Titel
1 EP1858022 Halbleiterspeicher und Betriebsverfahren dafür
2 DE102004032402B4 Speichercontroller mit mehreren parallelen Transferblöcken
3 DE102005053486B4 Schaltungsanordnung zur Erzeugung eines n-Bit Ausgangszeigers, Halbleiterspeicher und Verfahren
4 DE102007027024A1 Speichersystem mit einer Zeitsteuerschaltung und ein Verfahren zum Austauschen von Daten und Taktsignalen zwischen einer Speichersteuereinheit und einem Speicherbauelement
5 DE10058324B4 Eingangsschaltung für einen integrierten Speicher
6 DE102007021617A1 Signalverarbeitungsschaltung
7 DE10149584B4 Verzögerungsregelkreis
8 DE10147956B4 Halbleiterspeichereinrichtung
9 EP1835506 Halbleiterspeicher, Speichersystem und Betriebsverfahren für ein Speichersystem
10 EP1826769 Speichermodul
11 DE10153751B4 Vorrichtung und Verfahren zur Takterzeugung
12 DE60217346T2 Verfahren und Vorrichtung zur Vermeidung von Speicherzugriffskonflikten
13 EP1820195 MIKROGEWINDESPEICHER
14 DE102007010584A1 Handhabung von unzulässigen Befehlen auf der Befehlsdecoderstufe
15 EP1668645 TAKT-RECEIVER-SCHALTUNGSANORDNUNG, INSBESONDERE FÜR HALBLEITER-BAUELEMENTE
16 EP1806751 Programmierbare Verzögerungseinführungsschaltung in einem selbstzeitgesteuerten Speicher
17 DE102007006293A1 Speichersystem
18 DE102007003593A1 Latenzschaltung für Halbleiterspeicher
19 DE102006060803A1 Schreib-Burst-Stoppfunktion in einem leistungsarmen DDR-SDRAM
20 DE102007003584A1 Phasendetektor
21 DE102006053153A1 Arbeitszykluskorrekturvorrichtung
22 DE60307184T2 Halbleiterspeicher und Verfahren zum Schreiben von Daten
23 EP1709644 SPEICHERBAUSTEIN MIT MEHRFUNKTIONS-STROBE-ANSCHLÜSSEN
24 EP1784835 STROBE-OFFSET-STEUERUNG INDIVIDUELLER DATENLEITUNGEN IN SPEICHERSYSTEMEN
25 EP1784834 REGISTERFILE-VORRICHTUNG UND VERFAHREN ZUM INTEGRIEREN VON LESE-NACH-SCHREIB-BLOCKIERUNG UNTER VERWENDUNG VON DETEKTIONSZELLEN
26 DE102006054998A1 Latenzsteuerschaltung, automatische Vorladesteuerschaltung, Halbleiterspeicherbauelement, Verfahren zum Steuern der Latenz und Verfahren zum Steuern eines Vorladevorgangs
27 DE102005056278A1 Flip-Flop-Vorrichtung und Verfahren zum Speichern und Ausgeben eines Datenwerts
28 DE102006049909A1 ZQ-Eichergebnis rückkoppelnde DLL-Schaltung und dieselbe enthaltende Halbleitervorrichtung
29 DE102005057071A1 Verfahren zur Optimierung des Datenempfangs in Datenempfangsschaltungen und dafür eingerichtetes Halbleiterspeicherbauelement sowie Halbleiterspeichersystem
30 DE102006048390A1 Taktschaltung für Halbleiterspeicher
31 DE102005053916A1 Synchronisationsschaltung für einen Schreibvorgang auf einen Halbleiterspeicher
32 EP1770710 Steuerung einer Verzögerungsschaltung in einer Speicheranordnung
33 DE102005053486A1 Schaltungsanordnung zur Erzeugung eines n-Bit Ausgangszeigers, Halbleiterspeicher und Verfahren
34 DE102005053294A1 Schaltungsanordnung zur zeitlichen Verzögerung von Lesedaten, Halbleiterspeicherschaltung und Verfahren
35 DE102006043642A1 Verzögerungsregelschleifenstruktur, die ein erstes und zweites eingerastetes Taktsignal liefert
36 DE102006045254A1 Verzögerungsregelschleife für Hochgeschwindigkeits-Halbleiterspeichervorrichtung
37 DE102005049094A1 Datenspeicher, Datenverarbeitungssystem und Betriebsverfahren dafür
38 DE102006045687A1 Halbleiterspeicherchip
39 DE102006045124A1 Halbleiterspeicherchip
40 DE102005057170A1 Speichervorrichtung und Verfahren zum Betreiben einer Speichervorrichtung
41 DE102006030373A1 Halbleiterspeichervorrichtung
42 DE102006030377A1 Verzögerungsregelschleifenschaltung
43 EP1750273 Speicherzelle mit erhöhter Zugriffszuverlässigkeit
44 EP1745486 MEHRFACH-DATENRATEN-RAM-SPEICHER-CONTROLLER
45 EP1406265 Verfahren und Vorrichtung zur Vermeidung von Speicherzugriffskonflikten
46 DE102006024096A1 Verzögerungsregelkreis
47 EP1735794 REKONSTRUKTION DES SIGNAL-TIMING IN INTEGRIERTEN SCHALTUNGEN
48 DE102006020773A1 Halbleiterspeicherbauelement und zugehöriges Latenzsignalerzeugungsverfahren
49 DE102006024434A1 Integrierter Schaltungschip mit einer über eine zweite Verzögerungsschaltung abgeglichenen ersten Verzögerungsschaltung und Verfahren zum Einstellen einer Verzögerungszeit
50 DE10314615B4 Verstärker mit verringertem Leistungsverbrauch
51 DE60121720T2 Halbleiterspeicheranordnung mit einer Vielzahl von Moden für geringen Stromverbrauch
52 DE102005019568A1 Speichereinrichtung, Verwendung derselben und Verfahren zur Synchronisation eines Datenwortes
53 DE102005019041A1 Halbleiterspeicher und Verfahren zur Anpassung der Phasenbeziehung zwischen einem Taktsignal und Strobe-Signal bei der Übernahme von zu übertragenden Schreibdaten
54 DE102006020501A1 Verfahren zum Erzeugen eines internen Taktes und Halbleiterspeicherbauelement
55 EP1693853 Lese- und/oder Schreibdetektionssystem für asynchrones Speicher-Array
56 DE102005013237A1 Einrichtung in einer Speicherschaltung zum Festlegen von Wartezeiten
57 EP1372157 Halbleiterspeicher und Verfahren zum Schreiben von Daten
58 DE102005057980A1 Halbleiterschaltung
59 EP1225589 Halbleiterspeicheranordnung mit einer Vielzahl von Moden für geringen Stromverbrauch
60 DE102006009216A1 Synchronisation von Datenbestätigungssignalen für DRAM-Vorrichtungen
61 DE102005007600A1 Steuereinheit zur Deaktivierung und Aktivierung der von ihr erzeugten Steuersignale synchron mit einem Grundtakt
62 DE102005007084A1 Integrierter Halbleiterspeicher mit einstellbarer interner Spannung
63 DE102005006343A1 Integrierter Halbleiterspeicher mit taktsynchroner Zugriffssteuerung
64 DE102005005326A1 Synchronisations- und Datenrückgewinnungseinrichtung
65 DE102006001082A1 Belastungszykluskorrektor
66 DE102004062282A1 Speicheranordnung und Verfahren zur Verarbeitung von Daten
67 DE102005056350A1 Integrierte DRAM-Speichervorrichtung
68 DE102005057169A1 Variable Pipeline-Schaltung
69 DE102005010906A1 Taktsignalerzeugungsvorrichtung zur Verwendung in einer Halbleiterspeichervorrichtung und ihr Verfahren
70 DE60205877T2 VERFAHREN ZUR SYNCHRONISATION DER AUSLESEZEIT EINES HOCHGESCHWINDIGKEITSSPEICHERS
71 DE102005055185A1 Halbleiterspeichermodul
72 DE102005057112A1 Nichtflüchtiges Speicherbauelement und Programmierverfahren
73 DE102005052776A1 Tastverzerrungsdetektor
74 DE102005038519A1 Taktgeneratorschaltung, Verzögerungsschaltung, Betriebsverfahren und Taktsignalerzeugungsverfahren
75 DE102005043295A1 Fehlerdetektionsverfahren, Rückkopierprogrammierverfahren und NAND-Flashspeicherbauelement
76 EP1634295 EINSTELLBARE TAKTTREIBERSCHALTUNG
77 DE102004052268A1 Halbleiterspeichersystem und Verfahren zur Datenübertragung zwischen einem Speichercontroller und einem Halbleiterspeicher
78 EP1632949 Integrierter Halbleiterspeicher mit Takterzeugung
79 DE102005051206A1 Speichersystem, Halbleiterspeicherbauelement und Abtastsignalerzeugungsverfahren
80 EP1630815 SPEICHERSCHALTUNG MIT SPANNUNGSVERSORGUNGSNACHGEBIEGKEIT UND EINER AN SPANNUNASVERSORGUNG ANGEPASSTEN LEISTUNG
81 DE102005042269A1 Speichersystem mit zwei Taktsignalleitungen und einer Speichervorrichtung
82 DE102004046957A1 Verfahren und Schaltungsanordnungen zum Abgleichen von Signallaufzeiten in einem Speichersystem
83 DE29825196U1 Schaltung zum Einstellen einer Taktverzögerung
84 DE102004032402A1 Speichercontroller mit mehreren parallelen Transferblöcken
85 DE102004030139A1 Verfahren zur Steuerung von Befehlssequenzen und Befehlssteuereinrichtung zur Durchführung des Verfahrens
86 DE10354034B4 Verfahren zum Betreiben einer Halbleiterspeichervorrichtung und Halbleiterspeichervorrichtung
87 DE102004015868A1 Rekonstruktion der Signalzeitgebung in integrierten Schaltungen
88 DE10149104B4 Halbleiterbaustein zum Verarbeiten von Daten und Verfahren zum Erfassen eines Betriebszustandes
89 EP1374244 VERFAHREN ZUR SYNCHRONISATION DER AUSLESEZEIT EINES HOCHGESCHWINDIGKEITSSPEICHERS
90 DE10116914B4 Schaltungsanordnung mit einem Speicherfeld
91 DE10149192B4 Vorrichtung zum Erzeugen von Speicher-internen Befehlssignalen aus einem Speicheroperationsbefehl
92 DE10157874B4 Vorrichtung zum Zuführen von Steuersignalen zu Speichereinheiten und dafür angepasste Speichereinheit
93 DE10354034A1 Verfahren zum Betreiben einer Halbleiterspeichervorrichtung und Halbleiterspeichervorrichtung
94 DE10117614B4 Verfahren zum Betreiben eines Halbleiterspeichers mit doppelter Datenübertragungsrate und Halbleiterspeicher
95 DE102004031448A1 Verzögerungsregelkreis und dessen Verfahren zum Takterzeugen
96 DE102004050037A1 Speicherbauelement, Speichersystem und Betriebsmodussetzverfahren
97 DE10059553B4 Schaltungsanordnung und Verfahren zum Synchronisieren
98 DE10344818A1 Vorrichtung zum Kalibrieren der relativen Phase zweier Empfangssignale eines Speicherbausteins
99 DE102004040962A1 Schaltung und Verfahren zur Kompensation eines Signalversatzes und zugehöriger Speicherbaustein
100 DE10332616B3 Halbleiterspeichermodul
1 2

IPC
A Täglicher Lebensbedarf
B Arbeitsverfahren; Transportieren
C Chemie; Hüttenwesen
D Textilien; Papier
E Bauwesen; Erdbohren; Bergbau
F Maschinenbau; Beleuchtung; Heizung; Waffen; Sprengen
G Physik
H Elektrotechnik

Anmelder
Datum

Patentrecherche

Copyright © 2008 Patent-De Alle Rechte vorbehalten. eMail: info@patent-de.com