PatentDe  


No Patent No Titel
1 DE10227222B4 Halbleiterspeicherbauelement und Wortleitungsauswahlverfahren hierfür
2 DE10248047B4 Halbleiterspeichervorrichtung mit unterteilter Wortleitungsstruktur
3 EP1366495 SCHNELLER SIGNALWEG UND VERFAHREN
4 DE69933648T2 EIN ZEILENDEKODER OHNE GLEICHSPANNUNGSVERBRAUCH
5 EP1160793 Speicherdekodierer und Betriebsverfahren
6 EP0974978 Halbleiterspeicheranordnung mit der Fähigkeit, eine Totzykluslosschreiboperation entweder ein oder zwei Zyklen nach dem Empfang eines Schreibbefehls auszuführen
7 DE102006041946A1 Adressenkonverter und Halbleiterspeicherbauelement
8 DE102005036267B4 Speicheranordnung und Verfahren zum Adressieren einer Speicheranordnung
9 DE19921232B4 Verfahren zum gesicherten Schreiben eines Zeigers für einen Ringspeicher, zugehöriger Ringspeicher, Verwendung des Ringspeichers und Chipkarte mit Ringspeicher
10 EP1200964 VERFAHREN UND SCHALTUNG ZUR ZEITLICHEN ANPASSUNG DER STEUERSIGNALE IN EINEM SPEICHERBAUSTEIN
11 DE10057489B4 Integrierter Speicher
12 DE19733396B4 Wortleitungstreiberschaltung für Halbleiterspeicherbauelement
13 DE102005046997A1 Vorrichtung zum Speichern von Speicherwörtern
14 EP1028432 Logische Schaltung
15 DE69835399T2 SRAM Zelle mit einzelem Lesetor und zwei Toren zum Schreiben
16 EP1057186 EIN ZEILENDEKODER OHNE GLEICHSPANNUNGSVERBRAUCH
17 DE102005011892A1 Halbleiterspeicherbauelement und Verfahren zum Prüfen von Halbleiterspeicherbauelementen mit eingeschränktem Speicherbereich (Partial-Good-Memorys)
18 DE69928215T2 Elektronischer Speicher und elektronische Anordnung mit solchem Speicher
19 DE102005048850A1 Speichervorrichtung und Verfahren zum Empfangen von Instruktionsdaten
20 EP1652190 HUB-BAUSTEIN ZUM ANSCHLIESSEN VON EINEM ODER MEHREREN SPEICH ERBAUSTEINEN
21 DE102005051479A1 Speichersystem und Schnittstellen-Zeitsteuerverfahren
22 DE69829618T2 Platzeffizienter Halbleiterspeicher mit hierarchischer Spaltenauswahlleitungsarchitektur
23 DE102004060348A1 Halbleiterspeichervorrichtung und Gehäuse dazu, und Speicherkarte mit Verwendung derselben
24 EP1288957 Festzustandspeicher
25 EP0986064 Integrierter Halbleiterspeicher
26 DE102004025899A1 Verfahren zum Aktivieren und Deaktivieren von elektronischen Schaltungseinheiten und Schaltungsanordnung zur Durchführung des Verfahrens
27 EP1031987 Elektronischer Speicher und elektronische Anordnung mit solchem Speicher
28 DE69828234T2 Integrierte Halbleiterschaltungsvorrichtung
29 DE69828021T2 Halbleiterspeicheranordnung mit mehreren Banken
30 DE60016061T2 Abgeschirmte Bitleitungen für statischen Ramspeicher
31 EP1073060 Einzige Speisespannungsschaltung für nichtflüchtigen Speicher mit hierarchischem Reihendekodierer
32 EP1050885 Ein Mehrport-Speicher
33 EP1130601 Spaltedekodierer für das Lesen von Seiten in einem Halbleiterspeicher
34 DE10061604B4 Halbleiterspeicher, der mit einem Reihenadressendecodierer versehen ist, der eine reduzierte Signalausbreitungsverzögerungszeit hat
35 DE102004029032A1 Speichersystem
36 EP1490876 TREIBER MIT NIEDRIGEM STROMVERBRAUCH MIT ENERGIEWIEDERHERSTELLUNG
37 EP1028431 Abgeschirmte Bitleitungen für statischen Ramspeicher
38 DE69727424T2 Halbleiterschaltung mit Schaltung zur Erzeugung einer höheren Spannung als die Versorgungsspannung
39 DE19810843B4 Verfahren und Zugriffseinrichtung zum Bestimmen der Speicheradresse eines Datenwerts in einer Speichereinrichtung
40 DE10317162A1 Speichervorrichtung mit kurzer Wortleitungszykluszeit und Leseverfahren hierzu
41 EP1014379 Integrierte Schaltung mit einem Decoderelement
42 DE69912546T2 Verfahren und Anordnungen zum Aktivieren eines Speichers
43 DE69333319T2 Datenverarbeitungssystem mit synchronem, dynamischem Speicher in integrierter Schaltkreistechnik
44 DE69724708T2 Verbesserungen betreffend integrierte Schaltungen
45 DE60006162T2 HOCHLEISTUNGS CMOS WORTLEITUNGSTREIBER
46 DE69818331T2 Digitales Audio-Aufzeichnungs-abspielgerät mit Adressreservefunktion
47 EP1425753 SPEICHERSCHALTUNG
48 DE10309503A8 Verfahren zum Steuern eines Spaltendecoderfreigabezeitablaufs und zugehöriger Spaltendecoder und Halbleiterspeicherbaustein
49 EP0991075 Schaltungsanordnung zur hierarchischen Zellendekodierung einer Halbleiterspeicheranordnung
50 DE69910172T2 SCHALTKREIS MIT PSEUDO-MEHRPORT-SPEICHER
51 DE69723105T2 SPEICHER UND VERFAHREN ZUM LESEN VON SPEICHERELEMENTENUNTERGRUPPEN
52 DE69618747T2 Halbleiterspeicheranordnung mit niedrigem Leckstrom und verbessertem Datenschutz
53 DE69531141T2 Einseitige Zweitorspeicherzelle
54 DE69531092T2 Einseitige Simplex-Zweitorspeicherzelle
55 DE10234679A1 Speichervorrichtung und Verfahren zum Betreiben einer Speichervorrichtung
56 EP0980076 Verfahren und Anordnungen zum Aktivieren eines Speichers
57 DE69720126T2 Wortleitungstreiberschaltung für Flash-EEPROM-Speicher
58 EP1252631 HOCHLEISTUNGS CMOS WORTLEITUNGSTREIBER
59 EP1256116 FLASHSPEICHERARCHITEKTUR UNTER VERWENDUNG VON DREI METALSCHICHTENVERBINDUNG
60 DE69717384T2 Dekodierschaltung für Halbleiterspeicheranordnung
61 DE69904105T2 Spannungserhöhungsschaltung mit begrenzter erhöhter Spannung
62 DE69626900T2 Multitordirektzugriffspeicher
63 EP1074994 HALBLEITERSPEICHER
64 EP1039475 Adressen- und Datenübertragungsschaltung
65 DE69624785T2 Treiberschaltung für den Treiber eines Speicherleitungsdekodierer
66 DE10261328A1 Kompensation überkreuzter Bitleitungen in DRAMs mit Redundanz
67 DE10159798A1 Verfahren zur Ansteuerung von Speicherzellen eines dynamischen Halbleiterspeichers sowie Schaltungsanordnung
68 EP1147519 ANORDNUNG UND VERFAHREN ZUR OPTIMIERUNG VON CHIP- INTEGRATION UND -GESCHWINDIGKEITSLEISTUNG DURCH REGISTERSPEICHERVERTEILUNG
69 DE10236696A1 Taktsynchrone Halbleiterspeichervorrichtung
70 EP1288956 Schaltung zur Speichererweiterung
71 DE10153530A1 Vorrichtung zur Verbindung eines Prozessors mit einem Speicherelement und Speicherelement
72 EP1119858 DECODERELEMENT ZUR ERZEUGUNG EINES AUSGANGSSIGNALS MIT DREI UNTERSCHIEDLICHEN POTENTIALEN UND BETRIEBSVERFAHREN FÜR DAS DECODERELEMENT
73 DE10053425C2 Integrierter Speicher mit Zeilenzugriffsteuerung zur Aktivierung und Deaktivierung von Zeilenleitungen
74 DE69714350T2 Gemeinsam geteilte Bootstrapschaltung
75 DE69712660T2 Halbleiterspeicheranordnung mit einer Adressübergangsdetektionsschaltung zur Steuerung von Lese- und Verriegelungsbetrieb
76 DE69623707T2 Multitordirektzugriffspeicher
77 EP1183690 SPEICHERANORDNUNG MIT ADRESSVERWÜRFELUNG
78 DE10227222A1 Halbleiterspeicherbauelement und Wortleitungsauswahlverfahren hierfür
79 EP1255253 Zweitorspeicherzelle
80 DE69619794T2 SPEICHERZELLE ZUM LESEN UND SCHREIBEN EINER REGISTERBANK
81 DE69619505T2 OPTIMIERSCHALTUNG UND STEUERUNG FÜR EINE SYNCHRONE SPEICHERANORDNUNG VORZUGSWEISE MIT PROGRAMMIERBARER LATENZZEIT
82 DE69621280T2 Speichergerätschaltkreis und Verfahren zur gleichzeitigen Adressierung der Spalten einer Vielzahl von Banken einer Vielzahlbankspeicheranordnung
83 DE69525035T2 VERFAHREN ZUM TESTEN EINER SPEICHERADRESSEN-DEKODIERSCHALTUNG
84 DE10108922A1 Elektronische Speicheranordnung
85 DE69430080T2 Abschaltschaltung von Randübergangsabfühlung zur Änderung von Betriebsmodi einer Speicheranordnung
86 DE69616908T2 Halbleiterspeicheranordnung mit segmentierter Dekodierschaltung mit NMOS-Transistoren
87 EP1223584 Magnetischer Speicher und Anordnung zur Steuerung von Addressen ausserhalb des Bereichs
88 DE69620688T2 Zweitorspeicherzelle mit hoher Dichte
89 DE69710093T2 VERSETZTER ZIELLEITUNGSBETRIEB IN EINEM EINZIGEN RAS-ZYKLUS
90 DE19644495C2 Speichervorrichtung
91 DE69524529T2 Halbleiterspeicheranordnung und Verfahren zur Herstellung
92 DE69615550T2 ARCHITEKTUR FÜR DAS BLOCKWEISE AUFTEILEN EINES NICHTFLÜCHTIGEN SPEICHERS
93 DE10053425A1 Integrierter Speicher mit Zeilenzugriffsteuerung zur Aktivierung und Deaktivierung von Zeilenleitungen
94 EP0991077 Halbleiterspeicheranordnung
95 DE10121649A1 Auswahlsignal-Erzeugungsschaltung mit einer Klemmschaltung zum Klemmen von Auswahlsignalen beim Einschalten
96 DE69428652T2 Halbleiterspeicher mit mehreren Banken
97 DE10149387A1 Halbleiterspeicherbauelement mit Wortleitungs-Niederspannungszufuhrleitungen
98 DE69427443T2 Halbleiterspeicheranordnung
99 DE10038665C1 Schaltungsanordnung zum Deaktivieren von Wortleitungen einer Speichermatrix
100 EP1170750 Strom-Treiberanordnung für MRAM
1 2 3

IPC
A Täglicher Lebensbedarf
B Arbeitsverfahren; Transportieren
C Chemie; Hüttenwesen
D Textilien; Papier
E Bauwesen; Erdbohren; Bergbau
F Maschinenbau; Beleuchtung; Heizung; Waffen; Sprengen
G Physik
H Elektrotechnik

Anmelder
Datum

Patentrecherche

Copyright © 2008 Patent-De Alle Rechte vorbehalten. eMail: info@patent-de.com