PatentDe  


No Patent No Titel
5101 DE10038664A1 Halbleiterspeicher nit Redundanz-Schaltung für Wortleitungen
5102 DE10038873A1 Verfahren zum Bearbeiten eines Fingerabdruck-Bildes und Fingerabdruck-Sensor
5103 EP0960422 VERFAHREN ZUR MINIMIERUNG DER ZUGRIFFSZEIT BEI HALBLEITERSPEICHERN
5104 DE10035965A1 Verfahren und Vorrichtung zum Ausgeben eines von einer Verarbeitungseinrichtung verarbeiteten Datenstroms
5105 EP0976193 PULSWEITENMODULATOR
5106 EP1154565 Verstärkerschaltung mit Offset-Kompensation, inbesondere für digitale Modulationseinrichtungen
5107 DE10032526C1 Oszillator-Schaltkreis
5108 DE10037247A1 Mischerschaltungsanordnung
5109 DE10058214A1 Datenbus für ein erstes Speichermodul und ein zweites Speichermodul
5110 DE10038135A1 Schaltungsanordnung zur Ansteuerung eines Schalters
5111 DE10038163A1 Vorrichtung und Verfahren zur Bestückung von Transportgurten
5112 DE10035418A1 Volldigitaler Spannungswandler
5113 DE10035132A1 Verfahren zur Erhöhung des Datendurchsatzes in einem Kommunikationssystem
5114 DE10002850C2 Schaltung zur Umsetzung eines Paars aus differenziellen Signalen in ein Eintaktsignal
5115 DE10038149A1 Ansteuerschaltung zur Ansteuerung eines Schalters mit unterschiedlichen Schaltflanken
5116 DE10056198A1 Kommunikationssystem zum Austausch von Daten unter Verwendung eines zusätzlichen Prozessors
5117 DE10035388A1 Stromschaltanordnung
5118 DE19961121C2 Schaltungsanordnung und Verfahren zur Offsetkompensation eines Signals
5119 DE10021085C1 Refresh-Ansteuerschaltung für einen DRAM
5120 DE10035635A1 Verfahren und Vorrichtung zum Bearbeiten von Daten in einem Speicher
5121 DE10034927A1 Verbrennungsmotor mit Magnet-Sensoranordnung zur Messung des aktuellen Drehwinkels
5122 DE19516227C2 Datenträgeranordnung, insbesondere Chipkarte
5123 DE10035387A1 Stromschaltanordnung
5124 DE19536463C2 Verfahren zum Herstellen einer Mehrzahl von Laserdiodenbauelementen
5125 DE10034713A1 Verfahren und Vorrichtung zur Beurteilung der Stärke eines Treibers
5126 DE10034897A1 Adresszähler zur Adressierung von synchronen hochfrequenten Digitalschaltungen, insbesondere Speicherbauelementen
5127 DE10032236A1 Schaltungsanordnung zum Umschalten einer Receiverschaltung insbesondere in DRAM-Speichern
5128 EP1004102 DATENTRÄGER ZUM SPEICHERN VON WERTEINHEITEN, AUFBUCHSTATION UND ABBUCHSTATION FÜR WERTEINHEITEN SOWIE ENTSPRECHENDE VERFAHREN ZUM AUFBUCHEN UND ABBUCHEN
5129 EP1163596 VERFAHREN UND GERÄT UM DIREKTEN SPEICHERZUGRIFF ZU ERLEICHTERN
5130 DE10033485A1 Koppelglasfaser zur optischen Kopplung einer Lichtstrahlungsquelle an einen mehrmoden-Lichtwellenleiter und Verfahren zu deren Herstellung
5131 DE10034255A1 Schaltungsanordnung zum Lesen und Schreiben von Information an einem Speicherzellenfeld
5132 DE10033130A1 Verfahren und Vorrichtung zur digitalen Codierung binärer Daten mit einem bestimmten Sendesignalspektrum
5133 DE10034925A1 Dekodiervorrichtung
5134 DE10034085A1 Verfahren zur Erzeugung analog zueinander aufgebauter Chips, die jeweils ein erstes Halbleiterbauelement, das eine Schicht mit einer definierten elektrischen Polarisation aufweist, aufweisen
5135 DE10032273A1 Verfahren und Anordnung zur Kompensation von parasitären Stromverlusten
5136 DE10032274A1 Integrierte Speicher mit Speicherzellen mit magnetoresistivem Speichereffekt
5137 DE10032277A1 MRAM-Anordnung
5138 DE10032275A1 Integrierter Speicher mit Speicherzellen mit magnetoresistivem Speichereffekt und Verfahren zum Betrieb eines solchen Speichers
5139 DE10032271A1 MRAM-Anordnung
5140 DE10033440A1 Ansteuerschaltung für einen Leistungs-MOSFET
5141 DE19708618C2 Schaltungsanordnung zur Generierung eines Rücksetzsignals
5142 DE10006950C1 Schaltungsanordnung zur Konstantspannungs- und / oder Konstantstromerzeugung
5143 DE10006971C2 Stromspiegelanordnung für höhere Spannungen
5144 DE10032530A1 Verstärkerschaltung mit Offsetkompensation
5145 DE10031948A1 DRAM-Interface für Latenz
5146 DE10033441A1 Schaltungsanordnung zur Erzeugung von Korrektursignalen in integrierten dynamischen Halbleiterspeichern
5147 DE10032241A1 Schaltungsanordnung
5148 DE10032520A1 Interpolationsfilter und Verfahren zur digitalen Interpolation eines digitalen Signals
5149 DE19703206C2 Drucksensor-Bauteil mit Schlauchanschluß
5150 DE19635363C2 Kopplungsmodul
5151 DE10032272A1 Strom-Treiberanordnung für MRAM
5152 DE10033486A1 Integrierter Speicher mit Speicherzellen mit magnetoresistivem Speichereffekt
5153 DE10031947A1 Schaltungsanordnung zum Ausgleich unterschiedlicher Spannungen auf Leitungszügen in integrierten Halbleiterschaltungen
5154 DE10022486C1 Digitaler Phasenregelkreis
5155 DE10031188A1 Schaltnetzteil mit einer Funktionalität zur Erkennung einer unterbrochenen Rückkopplungsschleife
5156 EP1160844 Speicherzellenanordnung
5157 DE10031521A1 Integrierter Schaltkreis mit einem Analogverstärker
5158 DE10029269A1 Elektronisches Bauteil aus einem Gehäuse und einem Substrat
5159 DE19945940C2 Verfahren und Vorrichtung zur Bearbeitung bedingter Sprungbefehle in einem Prozessor mit PIPELINE-Rechnerarchitektur
5160 DE10030234A1 Integrierter Speicher mit Speicherzellen mit magnetoresistivem Speichereffekt
5161 DE10050337C1 Verfahren und Vorrichtung zur Reduzierung der Maximalamplitude eines Transceiver-Sendesignals
5162 EP0765016 Wellenlängenabstimmbare Laservorrichtung
5163 EP1159750 MONOLITHISCH INTEGRIERTER TRANSFORMATOR
5164 DE10031190A1 Schaltung und Verfahren zur Abschwächung oder Beseitigung unerwünschster Eigenschaften eines Operationsverstärkers
5165 DE10031946A1 Integrierte Schaltung mit einer Zeitschaltung und Verfahren zur Einstellung eines Ausgangssignals der Zeitschaltung
5166 DE10032793A1 Pumpenanordnung und Verfahren zum geglätteten Pumpen eines Fluids
5167 DE10031522A1 Frequenzkompensierte Verstärkeranordnung und Verfahren zum Betrieb einer frequenzkompensierten Verstärkeranordnung
5168 DE10033109A1 Taktsignalgenerator
5169 DE10031191A1 Spannungsversorgungsschaltung
5170 DE10010886C1 Leseverstärkerteilschaltung für einen DRAM-Speicher und entsprechender DRAM-Speicher
5171 EP0744832 Schaltungsanordnung zum Erzeugen eines gegenüber einem Eingangssignal orthogonalen Ausgangssignal sowie Verwendungen dieser Schaltungsanordnung
5172 EP1078460 VERFAHREN UND VORRICHTUNG ZUM UMSCHALTEN EINES FELDEFFEKTTRANSISTORS
5173 DE19707708C2 Strombegrenzungsschaltung
5174 DE19954888C2 Verpackung für einen Halbleiterchip
5175 EP0898733 VERFAHREN ZUR HERSTELLUNG EINER STENCIL-MASKE
5176 DE10031207A1 Integrierte Schaltung mit einer Spannungspumpenschaltung
5177 DE19640242C2 Kathodenanordnung für GTO-Thyristor
5178 EP1157335 TECHNIKEN ZUR VERBESSERUNG DES SPEICHERZUGRIFFS IN EIN VIRTUELLES SPEICHERSYSTEM
5179 EP0758128 Speichervorrichtung und Herstellungsverfahren
5180 DE10030380A1 Mehrere CPUs enthaltendes System
5181 DE10029424A1 Digitales Interpolationsfilter
5182 DE10036897C1 Feldeffekttransistor, Schaltungsanordnung und Verfahren zum Herstellen eines Feldeffekttransistors
5183 DE10029421A1 Kalibriervorrichtung und -verfahren für die Taktgenerierung auf einem integrierten Schaltkreis
5184 DE19983747T1 Verfahren und Vorrichtung zur Prioritätssetzung bezüglich eines Zugriffs auf externe Geräte
5185 DE19947115C2 Schaltungsanordnung zur stromsparenden Referenzspannungserzeugung
5186 DE10029271A1 Demodulationschaltung und Demodulationsverfahren
5187 DE10029833A1 Verfahren und Vorrichtung zum Ermitteln eines quasiperiodischen stationären Zustandes für ein technisches System, das eine Vielzahl unterschiedlicher Schalterzustände aufweist
5188 EP0821472 Schaltungsanordnung zur Einstellung des Arbeitspunktes
5189 DE19958234C2 Anordnung eines Gebietes zur elektrischen Isolation erster aktiver Zellen von zweiten aktiven Zellen
5190 DE10028422A1 Nichtflüchtige NOR-Zweitransistor-Halbleiterspeicherzelle sowie dazugehörige NOR-Halbleiterspeichereinrichtung und Verfahren zu deren Herstellung
5191 DE10036140C1 Verfahren und Anordnung zum zerstörungsfreien Auslesen von Speicherzellen eines MRAM-Speichers
5192 DE10024476A1 Vorrichtung zum Testen einer elektrischen Schaltung
5193 DE10000960C1 Datenverarbeitungsvorrichtung
5194 EP0757811 VERFAHREN ZUR FUZZIFIZIERUNG VON AN EINGÄNGEN EINES FUZZY-PROZESSORS ANLIEGENDEN EINGANGSSIGNALEN UNTER VERWENDUNG VON EINGANGSZUGEHÖRIGKEITSFUNKTIONEN
5195 DE10026639A1 Anordnung eines flächigen Trägers mit einem Chipmodul in einer Versandtasche und Verfahren zu dessen Anordnung
5196 EP0760502 Ordnungsverfahren für Zugehörigkeitsfunktionswerte linguistischer Eingangswerte in einem Fuzzy-Logic-Prozessor und Anordnung zu deren Durchführung
5197 DE10026079A1 Schaltungsanordnung zum Ausgleich von Laufzeit- und Tastverhältnisunterschieden zwischen zwei Eingangssignalen
5198 DE10026742A1 In beide Richtungen sperrendes Halbleiterschaltelement
5199 DE10025569A1 Integrierter Speicher mit Zeilenzugriffssteuerung zur Aktivierung und Vorladung von Zeilenleitungen und Verfahren zum Betrieb eines solchen Speichers
5200 DE19903349C2 Vorrichtung zur elektrischen Erzeugung einer niederohmigen Verbindung in einem Halbleiterbauelement sowie ein zugehöriges Programmierverfahren und ein zugehöriges Herstellverfahren
|< << 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56

IPC
A Täglicher Lebensbedarf
B Arbeitsverfahren; Transportieren
C Chemie; Hüttenwesen
D Textilien; Papier
E Bauwesen; Erdbohren; Bergbau
F Maschinenbau; Beleuchtung; Heizung; Waffen; Sprengen
G Physik
H Elektrotechnik

Anmelder
Datum

Patentrecherche

Copyright © 2008 Patent-De Alle Rechte vorbehalten. eMail: info@patent-de.com